制造行業快訊
發(fa)布的日(ri)子:2020-10-28 16:33:41 訪問(wen) :7467
DS872是(shi)高(gao)速直接數(shu)字合成(cheng)器(DDS)。頻率調諧分辨(bian)(bian)率為32位(wei),ROM相位(wei)分辨(bian)(bian)率為13位(wei),DAC振(zhen)幅(fu)分辨(bian)(bian)率為11位(wei)。DAC的模(mo)擬輸出可以(yi)在正(zheng)常保(bao)持模(mo)式(對于(yu)第一個(ge)奈奎斯(si)(si)特波(bo)段(duan)(duan))和返(fan)回到零模(mo)式(對于(yu)第一、第二和第三(san)奈奎斯(si)(si)特波(bo)段(duan)(duan))之(zhi)間選擇。正(zheng)弦(xian)波(bo)可以(yi)在DAC正(zheng)常保(bao)持模(mo)式下(xia),在1.5GHz(以(yi)3 GHz時鐘速率)附近(jin)產生最多第一奈奎斯(si)(si)特波(bo)段(duan)(duan),或(huo)在4.5GHz(DAC返(fan)回零模(mo)式)的第三(san)奈奎斯(si)(si)特頻帶。
初(chu)期相位可初(chu)始(shi)化(hua)為(wei)絕對零度進行。DS872IC芯片有(you)一(yi)(yi)副(fu)互補(bu)原理(li)模似輸(shu)(shu)入,有(you)50Ω的web后(hou)臺。輸(shu)(shu)出(chu)電壓波型(xing)的幀率(lv)會由(you)32個頻(pin)繁操縱(zong)位VI[0:31]操作(zuo)。DS872展開差(cha)分數字掛鐘導(dao)入或單端(duan)數字掛鐘導(dao)入,都具有(you)50Ω單片機芯片web后(hou)臺端(duan)子(zi)排和觀眾確定的閾(yu)值法。平率(lv)辨別好壞率(lv)位接受了LVTTL或CMOS輸(shu)(shu)入電平。差(cha)分一(yi)(yi)起(qi)輸(shu)(shu)入一(yi)(yi)起(qi)一(yi)(yi)起(qi)為(wei)多基帶電源芯片APP給出(chu)一(yi)(yi)起(qi),并重啟每(mei)一(yi)(yi)基帶電源芯片備考認可概率(lv)字輸(shu)(shu)入。
DS872關(guan)聯門插(cha)入由內層繪(hui)制(zhi)的轉換成(cheng)(cheng)邊剩(sheng)以(yi)(yi)8個(ge)數字(zi)時(shi)鐘定位,該轉換成(cheng)(cheng)邊也(ye)被(bei)發到輸送引腳SyncO_P/N。SyncO_P/N用于為參考資料,將概率字(zi)和自閃訊號(hao)導(dao)入指(zhi)定時(shi)間與(yu)內部管理(li)dividby-8鬧(nao)鐘搜集,以(yi)(yi)無(wu)誤自動隱藏。歸零是異(yi)步的,以(yi)(yi)最短化仿真模擬輸出(chu)的高效性的鬧(nao)鐘廷(ting)遲。組織結構時(shi)控優化調整,以(yi)(yi)防止(zhi)規(gui)律字(zi)轉型(xing)或歸零后鬧(nao)鐘滾動條。只需要是一個(ge)-5V交流電源。

重點(dian)亮點(dian)
?32位幾率(lv)調諧字(zi)
?13位ROM相(xiang)位聯系地址辯別率(lv)
?片上11位DAC
?時鐘頻率高(gao)達3.2 GHz
?模(mo)擬(ni)系統(tong)輸(shu)出電(dian)壓可在正(zheng)常的始(shi)終維持格試(shi)和復位格試(shi)間選用(yong)
?正弦波產生高達(da)1.5 GHz的1Nyquist波長,使用通常始終(zhong)維持摸(mo)式(shi)或4.5 GHz第三(san)個Nyquist股票波段,使用于復(fu)位機制(zhi)。
?3 GHz鬧鐘(zhong)時延下光纖寬帶最爛SFDR>50 dBc(交(jiao)流(liu)電至1.5 GHz網絡帶寬)
?帶(dai)50?表面終(zhong)新風(feng)系統的(de)相容模仿波(bo)型的(de)輸出
?同(tong)步P/N搜集兩個存儲芯片應用軟件(jian)
?SyncO_P/N為統計數據加載圖片和此次選無線(xian)通信(xin)號具備決定(ding)性(xing)。
?LVTTL/CMOS號碼的模式(shi)調(diao)整搜(sou)索
?異步復位(RST)引腳,中(zhong)用(yong)發(fa)動0相開啟情形
?選通輸入(STRB U P/N),以提升工作頻率(lv)字和DAC導出規律(lv)
?寬數(shu)據加載窗口允許DS872由保存器、微(wei)掌控器、FPGA或DSP集(ji)成ic設定,以(yi)速度最快(kuai)8個掛鐘過渡期內(nei)容更新率字,而不能在率裝換當(dang)天經(jing)常出現掛鐘拖動(dong)或錯誤
?3.6 W顯(xian)卡功耗,單(dan)一個-5V電原(yuan)
?64針(zhen)QFN裝封
東莞市立維創展(zhan)(zhan)科技發展(zhan)(zhan)是EUVIS的代理權分銷商商,通常(chang)供給EUVIS的(de)各國頂級的(de)高(gao)速公路數模轉化DAC、馬(ma)上羅馬(ma)數字頻繁合出器DDS、重復(fu)使(shi)用DAC的心片級設(she)備,及(ji)(ji)及(ji)(ji)高速度采集程序(xu)板卡、動(dong)態化波形參數發生了器等設(she)備,原裝進口現貨交易,售價長(chang)處,祝賀顧問。
上一篇: 高速模數轉換器ADC時鐘極性與啟動時間
下一篇: ADI直接數字頻率合成器